TY - BOOK AU - Sutherland,Ivan Edward AU - Sproull,Robert F. AU - Harris,David F. TI - Logical effort: designing fast CMOS circuits SN - 1558605576 AV - TK7871.99M44 S78 U1 - 621.3815/2 21 PY - 1999/// CY - San Francisco, California PB - M. Kaufmann KW - Semiconductores complementarios de óxido metálico KW - Diseño y construcción KW - Diseño lógico KW - Fallas de retardo (Semiconductores) N1 - Incluye referencias bibliograficas (p. [233]) e indices ER -